¾÷ü¸í ±×¸´¾¾¾ÆÀ̾¾
¸ðÁýºÐ¾ß/¾÷¹« PLL ȸ·Î ¼³°è ¿£Áö´Ï¾î
°æ·Â À¯¹« ½ÅÀÔ ¹× °æ·Â
º´¿ªÆ¯·Ê °¡´É(½Å±ÔTOÀÖÀ½)
¸ðÁý±âÇÑ Ã¤¿ë½Ã±îÁö
±Ù¹«Áö ¼­¿ï
ȸ»ç ȨÆäÀÌÁö http://gritcic.com 
Á¢¼ö Email sh.jung@gritcic.com
¹®ÀÇÀüÈ­¹øÈ£
¹× ´ã´çÀÚ
Á¤½Âȯ, 010-8941-7418
±âŸ»çÇ× 1. ȸ»ç ¼Ò°³
½Ã½ºÅ۹ݵµÃ¼ ÆÕ¸®½º ±â¾÷ÀÎ ±×¸´¾¾¾ÆÀ̾¾´Â ÃÖ÷´Ü UWB Radar
¼¾¼­ ±â¼úÀ» ¼±µµÇϰí ÀÖ½À´Ï´Ù. Áö¼Ó °¡´ÉÇÑ ¿­Á¤°ú ÀǽÄÀûÀÎ
³ë·ÂÀ» ÅëÇØ ±×¸´¾¾¾ÆÀ̾¾ÀÇ ±¸¼º¿øµéÀÌ ¼ºÀåÇϰí, À̸¦ ÅëÇØ °í
°´ÀÌ ¸¸Á·ÇÒ ¼ö ÀÖ´Â Á¦Ç°À» Á¦°øÇÏ´Â °ÍÀ» ¸ñÇ¥·Î 2017³â â¾÷
ÇÏ¿´½À´Ï´Ù. ÃÖ±Ù FMCW Radar »ç¾÷ È®Àå¿¡ µû¶ó CMOS °øÁ¤À» ±â
¹ÝÀ¸·Î ÇÑ °í¼º´É PLL ȸ·Î ¼³°è °æÇèÀÌ ÀÖ´Â ¿£Áö´Ï¾î¸¦ ã°í
ÀÖ½À´Ï´Ù. ´ç½ÅÀÇ Ã¢ÀǼº°ú Àü¹®¼ºÀ» Ȱ¿ëÇÏ¿© Çõ½ÅÀûÀÎ IC ¼³°è
ÇÁ·ÎÁ§Æ®¿¡ ±â¿©ÇÒ ±âȸ¸¦ ³õÄ¡Áö ¸¶¼¼¿ä.

2. ÀÀ½Ã ÀÚ°Ý
- ¸ðÁýºÐ¾ß/¾÷¹«
> CMOS °øÁ¤À» Ȱ¿ëÇÑ °í¼º´É PLL(Phase Locked Loop) ¼³°è
> All Digital PLL, Sub-sampling PLL ȸ·Î ¼³°è
> PLL Architecture ¼³°è ¹× °ËÁõ
> ÆÀ Çù¾÷À» ÅëÇÑ ½Å±Ô Á¦Ç° °³¹ß

- Çз ¹× °æ·Â
> ÀüÀÚ, ÀüÆÄ °øÇÐ µî °ü·Ã Çаú Çлç ÀÌ»ó
> ¼®»ç ÀÌ»ó °æ·Â ¹«°ü

3. Á¦Ãâ ¼­·ù
- ÀÚÀ¯ ¾ç½ÄÀÇ À̷¼­, ÀÚ±â¼Ò°³¼­(Èñ¸Á ¿¬ºÀ ±âÀç)
- ÃÖÁ¾Çб³ Á¹¾÷(ÇÐÀ§)Áõ¸í¼­, ¼ºÀûÁõ¸í¼­
- °æ·ÂÁõ¸í¼­(ÇØ´çÀÚ¿¡ ÇÑÇÔ)
- ÀÚ°ÝÁõ, ¾îÇÐÁõ¸í¼­ µî °¢Á¾ Áõºù ¼­·ù

4. ±Ù¹« Á¶°Ç
- ÁÖ 5ÀÏ(¿ù~±Ý), 40½Ã°£, ÀÚÀ² Ãâ, Åð±ÙÁ¦ ½ÃÇà
- ±Þ¿© : ȸ»ç ³»±Ô¿¡ µû¸§
- ±Ù¹«Áö : ¼­¿ï½Ã ¿µµîÆ÷±¸
- º¹¸® ÈÄ»ý : 4´ë º¸Çè, ¿¬Â÷, Áᫎ ¹× °£½Ä Áö¿ø, Àå±â ±Ù¼Ó
ÀÚ Æ÷»ó, µµ¼­ ¹× Àڱ⠰³¹ßºñ(60¸¸/1³â), °Ç°­ °ËÁøºñ(40¸¸/1
³â), ±¹³»¿Ü ÇÐȸ ¹× ¼¼¹Ì³ª Áö¿ø µî

5. ÀüÇü ¹æ¹ý
- 1Â÷ ¼­·ù ÀüÇü (e-mail Á¢¼ö, Á¦ÃâµÈ ¼­·ù´Â ÀÏü ¹ÝȯÇÏÁö
¾Ê½À´Ï´Ù.)
- 2Â÷ ÀÓÁ÷¿ø ±â¼ú ¸éÁ¢(¸éÁ¢ ´ë»óÀÚ´Â ¼­·ù ÀüÇü ÇÕ°ÝÀÚ¿¡ ÇÑ
ÇÏ¿© °³º° ÅëÁö)

6. ¿ì´ë »çÇ×
- ¹ÝµµÃ¼ ȸ·Î¼³°è °ü·Ã Àü°ø ¼®»ç ¹× ¹Ú»ç Á¹¾÷ÀÚ ¶Ç´Â °æ·ÂÀÚ
- ¹ÝµµÃ¼ Ĩ ¼³°è, ·¹À̾ƿô, MPW Á¦ÀÛ, ÃøÁ¤ À¯°æÇèÀÚ
- Cadence Matlab µî ¼³°è °ËÁõ tool ´ÉÅëÀÚ

Áö¿ø °ü·Ã ¹®ÀÇ´Â sh.jung@gritcic.comÀ¸·Î ¿¬¶ô Áֽñ⠹ٶø´Ï
´Ù. .

 
¸ñ·ÏÀ¸·Î ¼öÁ¤Çϱâ/µî·ÏÀϰ»½Å½Åû    ±¸ÀÎÁ¾·á-»èÁ¦Çϱâ

 

 Copyright by RF designhouse. All rights reserved.